Разработка и исследование контроллера магистрали VME

Автор: Хворенков В.В., Юминов О.Б., Пивоваров В.В.

Журнал: Инфокоммуникационные технологии @ikt-psuti

Рубрика: Технологии компьютерных систем и сетей

Статья в выпуске: 1 т.8, 2010 года.

Бесплатный доступ

В статье рассмотрен вариант реализации на базе ПЛИС контроллера сопряжения сигнального процессора ADSP-21364 с магистралью VME. Контроллер реализован на базе семейства ПЛИС Cyclone II корпорации Altera-EP2C5Q208I8. Определены предельные скорости обмена информации при максимальной достоверности при различных условиях эксплуатации

Короткий адрес: https://sciup.org/140191376

IDR: 140191376

Список литературы Разработка и исследование контроллера магистрали VME

  • Пивоваров В.В., Юминов О.Б. Проектирование контроллера обмена данных между сигнальным процессором ADSP-21364 SHARC и магистралью микропроцессорных систем VME//Cб. докладов 5-й РНТК «Приборостроение в XXI веке. Интеграция науки, образования и производства». Ижевск, 2008. -С. 321-324.
  • ГОСТ Р МЭК 821-2000. Магистраль микропроцессорных систем для обмена информацией, разрядностью от 1 до 4 байт (Магистраль VME). Госстандарт России, 2000. -214 с.
  • ADSP-2136x SHARC Processor Hardware Reference. Analog Devices, Inc. http://www>. analog.com
  • QUARTUS II handbook, Volume 1. Altera Corporation. http://www.altera.com>
Статья обзорная