Математические модели хранения и обработки данных большой размерности с высокой степенью достоверности

Бесплатный доступ

В статье представлены математические модели распределенного хранения и обработки данных большой размерности, базирующиеся на аппарате пороговых схем и обладающие высокой степенью достоверности и отказоустойчивости. Для их построения используется аппарат модулярной арифметики, что позволяет добиться существенного повышения коэффициента ускорения и отказоустойчивости предложенных алгоритмов, открывает перспективы использования разработанных моделей в системах реального времени. Предложено эффективное отображение алгоритмических решений для реализации действий с данными большой размерности на аппаратную базу нейропроцессора NM6403.

Еще

Короткий адрес: https://sciup.org/140191367

IDR: 140191367

Список литературы Математические модели хранения и обработки данных большой размерности с высокой степенью достоверности

  • Тормасов А.Г., Хасин М.А., Пахомов Ю.И. Модель распределенного хранения данных с регулируемой избыточностью//Эл. журнал «Исследовано в России», 35-2001. -С. 355-364.
  • http://zhurnal.ape.relarn.ru/articles/2001/035.pdf>
  • Червяков Н.И., Сахнюк П.А., Шапошников А.В., Ряднов С.А. Модулярные параллельные вычислительные структуры нейропроцессорных систем М.: Физматлит, 2003. -288 с.
  • Малашонок Г.И., Аветисян А.И., Валеев Ю.Д., Зуев М.С. Параллельные алгоритмы компьютерной алгебры//Труды Института Системного Программирования РАН. 2004. -С. 169-180.
  • D′Alberto P., Nicolau A. Adaptive Strassen's matrix multiplication//International Conference on Supercomputing, Proceedings of the 21st Annual International Conference on Supercomputing. Seattle, Washington. 2007. -P. 284-292.
  • Bailey D.H., Gerguson H.R.P. A Strassen-Newton algorithm for high-speed parallelizable matrix inversion//Conference on High Performance Networking and Computing. Proceedings of the 1988 ACM/IEEE Conference on Supercomputing. Orlando, Florida, USA, 1988. -P. 419-424.
  • Intel 64 and IA-32 Architectures Optimization Manual/Intel. 2002. -Section C.
  • НТЦ «Модуль». Архитектура процессора цифровой обработки сигналов Л1879ВМ1 (NM6403)/НТЦ «Модуль». 2006.
  • les/nm6403arch-r.pdf' TARGET='_new'>http://www.module.ru/fi>les/nm6403arch-r.pdf
Еще
Статья обзорная